Москва +7 (499) 613-7001
Контакты

Москва +7 (499) 613-7001

Санкт-Петербург +7 (812) 971-5100

Екатеринбург +7 (343) 382-0692

Altium Designer. Конструирование радиоэлектронной аппаратуры (схемотехника).

июль - август

Показать место проведения курса

Адрес: г. Москва, Варшавское шоссе, д. 11

Как пройти:

Проезд на метро до станции «Тульская». Первый вагон из центра, выход в сторону платформы ЗИЛ. Пройти под железнодорожным мостом и следовать вдоль трамвайных путей по тротуару до входа в кварталы Даниловской Мануфактуры. Перпендикулярно отелю «АЗИМУТ» находится здание УЦ – Варшавское шоссе, дом 11. Подняться на второй этаж, слева дверь с табличкой офис 207 «Учебный центр ТРЕНЕР-ИТ». Нажмите на кнопку домофона.

загрузка карты...

Скрыть

Авторы программы и ведущие преподаватели: Чириков Е. П. Сабунин А. Е.

Цель: изучение основных приёмов работы с программой Altium Designer.
Категории слушателей: схемотехники, имеющие опыт разработки схем и устройств на базе ПЛИС.
Срок обучения: 36 академических часов с включением практических занятий и выполнения итоговой работы.
Форма обучения: очная с отрывом от производства.

№ п/п Наименование разделов, дисциплин и тем Всего часов По видам обучения Форма контроля
лекции практические занятия
1.

Знакомство с программой.

Открытие проектов, управление изображением, запуск разных приложений, закрытие программы. Программная оболочка Design Explorer.
3 2 1
2.

Разработка библиотек компонентов.

Концепция библиотек Altium Designer, понятие компонента, моделей, виды моделей. Разработка УГО компонентов. Настройка рабочей области редактора схем для создания УГО. Графические команды создания УГО. Глобальное редактирование компонентов библиотеки. Разработка модели footprint. Настройки редактора для создания модели footprint. Мастер создания моделей. Согласование УГО и различных видов моделей. Импорт библиотек P-CAD. Создание интегрированной библиотеки. Создание библиотеки в виде базы данных. Общие вопросы ведения библиотек в рамках предприятия в Altium Designer. Подключение библиотек.
7 4 3 *
3.

Работа с редактором принципиальных схем.

Настройка редактора схем. Вкладка Schematic. Вкладка Graphical Editing. Вкладка Default Primitives. Настройка параметров листа. Вкладка Sheet Options. 
Создание шаблонов документов по ГОСТ. Подключение стандартных шаблонов документов (по ГОСТ). Заполнение форматки. 
Подготовка прорисовки принципиальной схемы. Поиск компонентов в библиотеках и подключение библиотек. Размещение компонентов на листе принципиальной схемы. Редактирование атрибутов компонентов схем. Прорисовка связей на схеме. Построение шины. Именование цепей. 
Редактирование объектов на принципиальной схеме. Редактирование в процессе размещения объекта. Графическое редактирование – выделение фокусом и комплексное выделение. Работа с выделенными объектами. Перетаскивание и перемещение объектов. Глобальное редактирование. 
Создание многолистовых проектов. Главные и подчиненные листы. Создание связанности в многолистовом проекте. Построение многолистового проекта снизу вверх. Построение проекта сверху вниз. Компиляция и верификация принципиальной схемы. Передача информации о схеме в редактор плат. Навигация в проекте. 
Экспорт/Импорт проектов из сторонних систем. Верификация проектов, импортированных из P-CAD. 
Анализ целостности сигналов (Signal Integrity).
11 5 6 *
4.

Аналого-цифровое моделирование.

Подготовка библиотек для моделирования. Создание моделей средствами Altium Designer (по справочным данным и datasheets). Создание моделей в формате MDL и CKT. Использование библиотек сторонних САПР. Сопоставление выводов компонента и узлов математической модели. Настройки источников сигналов и начальных условий для моделирования. Виды моделирования. Примеры моделирования устройств приема и обработки сигналов и радиоприемных устройств (моделирование различного вида фильтров, детекторов, преобразователей частоты, трансформаторных схем). Обработка результатов моделирования. 
6 3 3 *
5.

Работа с проектами на базе ПЛИС.

Создание проекта цифрового радиоэлектронного функционального узла на программируемых логических интегральных схемах (ПЛИС). Моделирование ПЛИС без использования отладочной панели NanoBoard (NB1). 
Отладка логики проекта на штатной отладочной панели NB1 и программирование ПЛИС в аппаратуре пользователя.
5 2 3 *
6. Выполнение индивидуального зачетного задания. 4 4 **
ИТОГО: 36 16 20

Примечания:
* Проверка выполнения практических и лабораторных работ.
** Индивидуальное зачетное задание является совокупностью практических и лабораторных работ, выполненных в процессе изучения материала.

Возврат к списку

 
ФИО*

Email*

Телефон*

Организация*

 
ФИО*

Email*

Телефон*

Организация*

 
ФИО*

Email*

Телефон*

Организация*

Обратная связь

Оставьте Ваши данные и мы свяжемся с Вами